Chiplet(芯粒)是半导体行业近期的一大热词,这项手艺有望为处理器制作工艺带来新的发展方向。通俗地理解,Chiplet 是一个微小的集成电路,包含一个明确定义的功用子集。Chiplet 可将差别工艺制程、差别功用、差别材质的 Chiplet 集成在一起,每组芯片通过混合和婚配的「乐高式」装配来实现,旨在平衡芯片算计本能与研制老本。这种方法意味着,对于 CPU 的功用零件,制作商能针对该零件使用最合适的手艺。
AMD 率先将 Chiplet 手艺大规模应用于商业产品,而 Sam Naffziger 就是该手艺的早期推动者之一。
近日,IEEE Spectrum 对 Naffziger 进行了简单的采访,请他谈了谈这一话题。他是 AMD 高级副总裁、企业研究员和产品手艺架构师,也是 IEEE Fellow,此前曾获 2023 IEEE 固体电路学会行业影响奖。
对于基于 chiplet 的处理器,你认为主要的挑战有哪些?
Sam Naffziger:我们从五六年前开始在 EPYC 和 Ryzen CPU 产品线上使用该手艺。那时候,我们广撒大网,想找到用于连接 die(小型硅块)的最好的封装手艺。这是一个由老本、本能、带宽密度、功耗和制作能力组成的复杂方程式。构想出很棒的封装手艺还相对容易,但如果想大批量地、老本高效地实际生产,情况就完全差别了。因此,我们在这方面投资巨大。
chiplet 可能将会如何扭转半导体制作工艺?
Naffziger:这正是行业正努力解决的问题,也是我们目前所处的位置,可能我们会在 5 到 10 年内实现扭转。我认为,大致而言,目前的这些手艺是通用型的。它们能很好地适用于单片式芯片,它们也能用于 chiplet。对于 chiplet,我们会有远远更加专业化的知识产权。因此,可以设想现在会有专用于 chiplet 的工艺手艺,并由此提升效益、降低老本等等,但现在还不是这个情况。
chiplet 将会对软件产生什么影响?
Naffziger:我们的架构的一大目标是对软件完全透明,因为软件很难扭转。举个例子,我们的第二代 EPYC CPU 由中心化 I/O(输入 / 输出)chiplet 组成,周围环绕着算计 die。当我们采用中心化 I/O die 时,内存延迟会降低,这就消除了第一代的一个软件困难。
现在,有了 (AMD Instinct) MI300——AMD 即将推出的高本能算计加速器,我们还能将 CPU 和 GPU 算计 die 集成到一起。这种集成对软件造成的影响是它们可以共享同一个内存地址空间。因为软件不必担心管理内存,因此编程会变得更加容易。
架构中有多少可以分散到 chiplet?
Naffziger:我们正在寻找扩展逻辑的方法,但 SRAM 是更大的困难,而且摹拟(analog)方面肯定无法扩展。我们已经采取了步骤将摹拟部分与中央 I/O chiplet 离开。使用 3D V-Cache—— 一种与算计 die 集成的高密度缓存 chiplet,我们将 SRAM 离开了。而且我预计现在会有更多这类的专业化手艺。我们能做到的细粒度将由物理学决定,但我对此表示乐观。
为了将差别公司的 chiplet 混合并婚配到同一个封装中,需要怎么做?
Naffziger:首先,我们需要有一个接口的行业标准。2022 年推出的 chiplet 互连标准是重要的第一步。我认为现在会逐渐走向这个模式,因为为了实现更高的单位功率本能和单位资金本能,这会是至关重要的。然后,我们可以打造出针对特定市场和消费者的片上系统(SoC)。
原文链接:https://spectrum.ieee.org/chiplet